首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga-spartan

        fpga-spartan 文章 最新資訊

        基于FPGA嵌入式系統的雷達目標模擬器的設計

        • 基于FPGA嵌入式系統的雷達目標模擬器的設計,人為地對雷達進行測試時,有時只對雷達的某個和某些參數感興趣,希望在回波中表征感興趣的參數強一些,這時就應該在回波中去掉雜波和噪聲的影響,而這在實際的外場試飛過程中是不可能實現的,這也是雷達信號模擬器對
        • 關鍵字: 目標  模擬器  設計  雷達  系統  FPGA  嵌入式  基于  

        基于MCU和FPGA的LED圖文顯示屏控制系統

        •   引言  目前,市場上的中小規模LED顯示系統,一般采用傳統的單片機作為主控芯片。對LED大屏幕顯示屏來說,由于數據傳輸量大,要求掃描速度快,而單片機內部的資源較少、運行速度較慢,難于滿足系統要求。以FPGA
        • 關鍵字: 顯示屏  控制系統  圖文  LED  MCU  FPGA  基于  

        基于FPGA的PCM3032路系統信號同步數字復接設計

        • 摘要:在現代數字通信系統中,為了擴大信道的傳輸容量提高信號傳輸效率,常采用數字復接的技術。在分析了PCM30/32...
        • 關鍵字: FPGA  PCM30  信號同步  

        基于FPGA雷達多目標模擬器DRFM設計與實現

        • 研究了雷達多目標模擬系統中數字射頻存儲(DRFM)單元的設計與實現,根據模擬系統的設計要求, 提出一種基于高性能 FPGA數字射頻存儲單元設計方法;著重闡述了數字射頻存儲單元的設計思路, 給出了系統的設計方案, 并對系統中雷達模擬目標的各功能模塊進行了分析,實驗結果表明,所設計的DRFM滿足設計系統要求。
        • 關鍵字: FPGA  DRFM  雷達  多目標    

        FPGA與單片機實現低頻數字式相位測量儀

        • FPGA與單片機實現低頻數字式相位測量儀,摘要:提出了以AVR ATmega128單片機和Altera公司的Cyclone系列EP1C3T100為核心的系統設計方案。分析了數字式低頻相位測量儀的測量原理和測量誤差及其消除的方法。主要介紹了系統的軟硬件設計。實踐表明,此方案設計的
        • 關鍵字: 數字式相位  測量儀  低頻  實現  單片機  FPGA  

        基于TMS320C6416與FPGA的實時光電圖像識別系統

        • 基于TMS320C6416與FPGA的實時光電圖像識別系統,光電混合模式識別以其高速并行處理和無串擾的優點成為實現模式識別實用化和實時化的重要途徑,其在目標識別、指紋識別、光纖檢測、工業零件識別、汽車牌照識別等領域得到了廣泛的研究和應用[1.2],并取得了很好的識別
        • 關鍵字: 圖像  識別  系統  光電  實時  TMS320C6416  FPGA  基于  

        FPGA設計中毛刺信號解析

        • FPGA設計中毛刺信號解析,在FPGA的設計中,毛刺現象是長期困擾電子設計工程師的設計問題之一, 是影響工程師設計效率和數字系統設計有效性和可靠性的主要因素。由于信號在FPGA的內部走線和通過邏輯單元時造成的延遲,在多路信號變化的瞬間,組合
        • 關鍵字: 解析  信號  毛刺  設計  FPGA  

        基于FPGA的超聲波信號處理研究

        • 摘要:為了降低超聲波流量檢測過程中噪聲對檢測精度的影響,采用FPGA器件構建了FIR濾波器,并提出一種新穎的查表法替代濾波器中的乘法運算。試驗結果表明,該濾波器設計方法顯著降低了FPGA的片內硬件開銷,提高了濾波
        • 關鍵字: FPGA  超聲波  信號處理    

        基于FPGA的PCM30/32路系統信號同步數字復接設計

        • 摘要:在現代數字通信系統中,為了擴大信道的傳輸容量提高信號傳輸效率,常采用數字復接的技術。在分析了PCM30/32路系統基群信號幀結構的基礎上,以EDA綜合仿真設計軟件QuartusⅡ8.0為開發平臺,利用Verilog HDL硬
        • 關鍵字: FPGA  PCM  30  系統    

        LTE中卷積碼的譯碼器設計與FPGA實現

        • 摘要:基于長期演進(LTE)的Tail-biting卷積碼,介紹了維特比譯碼算法,它是一種最優的卷積碼譯碼算法。由于Tail-biting卷積碼的循環特性,采用固定延遲譯碼的方法,降低了譯碼復雜度。通過使用全并行的結構及簡單的回
        • 關鍵字: FPGA  LTE  卷積碼  譯碼器    

        一種高速I2C總線從器件接口IP核的設計與實現

        • I2C總線作為一種事實上的國際標準,在超過100種不同的IC上實現并且得到超過50家公司的許可。它具有連線少,結構簡單的特點。本文介紹了一種高速I2C從器件接口電路IP核設計。在系統應用中,單片機作為主控器件,本IP核作為從器件中的接口電路,它們通過I2C總線相連,實現MCU對IC或FPGA中相關寄存器的訪問。從而代替了MCU通用的地址數據接口,大大減少了IC或FPGA的管腳數量,節省了I/O資源,這對于I/O資源緊張的IC設計和FPGA開發是非常有意義的。
        • 關鍵字: FPGA  I2C總線  IP核  201107  

        基于FPGA的高速通道校正實現

        • 當今社會無線通信迅猛發展,無線通信用戶激增,要解決通信系統容量、帶寬限制等這些嚴重問題的一個關鍵技術就是多天線通信技術。這項技術的使用能大幅度地提高無線通信系統的頻譜效率和鏈路可靠性,與單天線系統相比,用多天線系統發射和接收信號能獲得陣列增益(或稱波束形成增益)、分集增益、多路復用增益和干擾抑制等優勢。然而多天線技術帶來諸多優勢的同時會不可避免地引起通道不一致性問題[1]。在實際工程應用中,陣列接收機的多個通道由于PCB(印制電路板)走線長度不等、通道特性存在差異等硬件的非理想因素,導致多個通道接收到的
        • 關鍵字: FPGA,Xilinx  201107  

        CDMA 2000系統中前向鏈路卷積編碼器的FPGA實現

        • 摘要:為了縮短卷積編碼器設計周期,使硬件設計更具靈活性,在介紹卷積編碼器原理的基礎上,論述了一種基于可編程邏輯器件,采用模塊化設計方法,利用VHDL硬件描述語言實現CDMA2000系統前向鏈路卷積編碼器的方法,給
        • 關鍵字: FPGA  實現  編碼器  鏈路  系統  CDMA  

        利用FPGA平臺架構提升信息娛樂系統設計靈活性

        • 開發車載信息娛樂系統面臨著前所未有的挑戰。事實上,支持眾多不一致甚至矛盾的要求需要采用全新的思路。設計...
        • 關鍵字: 車載信息娛樂系統  FPGA  OEM  

        基于FPGA和DSP的高壓變頻器中性點偏移技術的算法實現

        • 基于FPGA和DSP的高壓變頻器中性點偏移技術的算法實現,   1 中性點偏移技術原理分析  目前國內生產的高壓變頻器大多采用功率單元串聯疊加多電平,VVVF控制方式。其拓撲結構如圖1 所示。A、B、C三相各6 個功率單元,每個功率單元輸出電壓為577 V,相電壓UAO=UBO=UCO=3
        • 關鍵字: 技術  算法  實現  中性  變頻器  FPGA  DSP  高壓  基于  
        共6452條 267/431 |‹ « 265 266 267 268 269 270 271 272 273 274 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 荣成市| 临高县| 九龙坡区| 伊川县| 杭锦后旗| 察哈| 襄汾县| 乐至县| 台中县| 阜阳市| 汝南县| 夏邑县| 平乐县| 潮安县| 丽江市| 江达县| 塘沽区| 左贡县| 加查县| 阳西县| 泰和县| 富阳市| 开原市| 阿克苏市| 冀州市| 商南县| 江北区| 常山县| 绿春县| 灌南县| 类乌齐县| 广德县| 长顺县| 抚宁县| 福安市| 南召县| 沁源县| 文成县| 柘荣县| 南丹县| 三原县|