首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga-pwm

        fpga-pwm 文章 最新資訊

        FPGA時序約束的6種方法

        •   對自己的設計的實現方式越了解,對自己的設計的時序要求越了解,對目標器件的資源分布和結構越了解,對EDA工具執行約束的效果越了解,那么對設計的時序約束目標就會越清晰,相應地,設計的時序收斂過程就會更可控。   下文總結了幾種進行時序約束的方法。按照從易到難的順序排列如下:   0.核心頻率約束   這是最基本的,所以標號為0.   1.核心頻率約束+時序例外約束   時序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay.但這還不是最完整的時序約束
        • 關鍵字: FPGA  時序約束  

        從硬件角度討論FPGA開發框架

        •   FPGA采用了邏輯單元陣列概念,內部包括可配置邏輯模塊、輸出輸入模塊和內部連線三個部分。每一塊FPGA芯片都是由有限多個帶有可編程連接的預定義源組成來實現一種可重構數字電路。   長久以來新型FPGA的功能和性能已經為它們贏得系統中的核心位置,成為許多產品的主要數據處理引擎。   鑒于FPGA在如此多應用中的重要地位,采取正式且注重方法的開發流程來處理FPGA設計比以往更加重要。該流程旨在避免開發周期后期因發現設計缺陷而不得不進行費時費錢的設計修改,而且該缺陷還可能對項目進度計劃、成本和質量造成災
        • 關鍵字: FPGA  

        基于ATmega8的大功率直流電機控制系統設計與實現

        •   一、前言   直流電動機作為主要的機電能量轉換的裝置,廣泛應用于各行各業。隨著計算機電子技術的迅猛發展,電動機的控制方法也發生了巨大的變化,模擬控制方法已基本被數字控制方法所取代。本系統采用ATmega8單片機為核心控制器,通過PWM波來控制H橋中MOSFET器件的導通和關斷,把直流電壓變成電壓脈沖列,控制電壓脈沖的寬度或周期,將26V直流電變為交流電在在通過變壓器將升壓到180V在整流獲得的,其中還將用PWM控制技術來控制直流電動機的轉速。   二、系統硬件設計   (一)系統工作原理   
        • 關鍵字: ATmega8  直流電機  PWM  

        【從零開始走進FPGA】美好開始——我流啊流啊流

        •   按照基于Windows的語言(C、C++、C#)等編程語言的初學入門教程,第一個歷程應該是“Hello World!”的例程。但由于硬件上的驅動難易程度,此例程將在在后續章程中推出。硬件工程師學習開發板的第一個例程:流水燈,一切美好的開始。   本章將會在設計代碼的同時,講解Quartus II 軟件的使用,后續章節中只講軟件的思想,以及解決方案,不再做過多的累贅描述。   一、Step By Step 建立第一個工程   (1)建立第一個工程,File-New-New
        • 關鍵字: FPGA  Quartus II  

        基于FPGA的跨時鐘域信號處理——MCU

        •   說到異步時鐘域的信號處理,想必是一個FPGA設計中很關鍵的技術,也是令很多工程師對FPGA望而卻步的原因。但是異步信號的處理真的有那么神秘嗎?那么就讓特權同學和你一起慢慢解開這些所謂的難點問題,不過請注意,今后的這些關于異步信號處理的文章里將會重點從工程實踐的角度出發,以一些特權同學遇到過的典型案例的設計為依托,從代碼的角度來剖析一些特權同學認為經典的跨時鐘域信號處理的方式。這些文章都是即興而寫,可能不會做太多的分類或者歸納,也有一些特例,希望網友自己把握。   另外,關于異步時鐘域的話題,推薦大家
        • 關鍵字: FPGA  MCU  

        跨越鴻溝:同步世界中的異步信號

        •   只有最初級的邏輯電路才使用單一的時鐘。大多數與數據傳輸相關的應用都有與生俱來的挑戰,即跨越多個時鐘域的數據移動,例如磁盤控制器、CDROM/DVD 控制器、調制解調器、網卡以及網絡處理器等。當信號從一個時鐘域傳送到另一個時鐘域時,出現在新時鐘域的信號是異步信號。   在現代 IC、ASIC 以及 FPGA 設計中,許多軟件程序可以幫助工程師建立幾百萬門的電路,但這些程序都無法解決信號同步問題。設計者需要了解可靠的設計技巧,以減少電路在跨時鐘域通信時的故障風險。   基礎   從事多時鐘設計的第一
        • 關鍵字: FPGA   異步信號  FIFO   

        零基礎學FPGA(十)初入江湖之i2c通信

        •   相信學過單片機的同學對I2C總線都不陌生吧,今天我們來學習怎么用verilog語言來實現它,并在FPGA學習版上顯示。   i2c總線在近年來微電子通信控制領域廣泛采用的一種新型的總線標準,他是同步通信的一種特殊方式,具有接口少,控制簡單,器件封裝形式小,通信速率高等優點。在主從通信中,可以有多個i2c總線器件同時接到i2c總線上,所有與i2c兼容的器件都有標準的接口,通過地址來識別通信對象,使他們可以經由i2c總線互相直接通信。   i2c總線由兩條線控制,一條時鐘線SCL,一條數據線SDA,這
        • 關鍵字: FPGA  i2c  verilog  

        智能醫療成風口 IC設計企業如何站位?

        •   市場研究機構ICInsights最新報告稱,中國IC設計企業在2014年全球前五十無晶圓廠IC供應商排行榜上占據9個席位。這9家廠商包括海思、展訊、大唐微、南瑞智芯、華大、中興、瑞芯微、銳迪科、全志。而2009年只有1家企業入圍,這表明中國無晶圓廠IC產業確實成長顯著。   然而,上述9家入圍企業中,有5家都聚焦于目前最熱門的智能手機市場。當然,這些年智能手機終端產業確實增長迅速,也為中國IC設計提供了發展空間和機遇。但我國擁有的是全球最大的信息消費市場,每年進口集成電路產品超過2000億美元,對I
        • 關鍵字: 海思  展訊  FPGA  

        FPGA時序約束的6種方法

        •   對自己的設計的實現方式越了解,對自己的設計的時序要求越了解,對目標器件的資源分布和結構越了解,對EDA工具執行約束的效果越了解,那么對設計的時序約束目標就會越清晰,相應地,設計的時序收斂過程就會更可控。   下文總結了幾種進行時序約束的方法。按照從易到難的順序排列如下:   0.核心頻率約束   這是最基本的,所以標號為0.   1.核心頻率約束+時序例外約束   時序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay.但這還不是最完整的時序約束
        • 關鍵字: FPGA  時序約束  

        零基礎學FPGA(九)牛刀小試——串行口通信電路設計

        •   以前在學單片機的時候,覺得串口通信其實很簡單,只要一個指令數據就能輕易的接收或者發送。前幾天試著用FPGA實現,發現里面的學問還不少,并沒有想象的那么簡單。當然代碼肯定是參考別人的,不過我還是認真研究了整段代碼的,下面的程序就是我在看懂了別人代碼后自己敲的,花了也不少時間,理解的也差不多,下面我就在這里給那些和我一樣的初學者介紹一下吧,解釋的不對的地方還望各位大神指正,大家好一起學習~   1、頂層模塊   寫程序都一樣,不能多有的程序都寫在一個模塊里,那樣看起來很麻煩,出了錯誤也不好維護,對于一
        • 關鍵字: FPGA  狀態機  

        【從零開始走進FPGA】路在何方——Verilog快速入門

        •   一、關于HDL   1. HDL簡介   HDL : Hardware Discription Language 硬件描述語言,即描述FPGA/CPLD內部邏輯門的工作狀態,來實現一定電路。   隨著EDA技術的發展,使用硬件語言設計PLD/FPGA成為一種趨勢。目前硬件描述語言有VHDL、Verilog、Superlog、System C、Cynlib C++、C Level等。 各種語言有各種優勢,根據業界應用而定。   2. VHDL和Verilog區別   在業界,VHDL和Veri
        • 關鍵字: FPGA  Verilog  

        不同的verilog代碼風格看RTL視圖之一

        •   剛開始玩CPLD/FPGA開發板的時候使用的一塊基于EPM240T100的板子,alter的這塊芯片雖說功耗小體積小,但是資源還是很小的,你寫點稍微復雜的程序,如果不注意coding style,很容易就溢出了。當時做一個三位數的解碼基本就讓我苦死了,對coding style的重要性也算是有一個比較深刻的認識了。   后來因為一直在玩xilinx的spartan3 xc3s400,這塊芯片資源相當豐富,甚至于我在它里面緩存了一幀640*480*3/8BYTE的數據都沒有問題(VGA顯示用)。而最近
        • 關鍵字: FPGA  verilog  RTL  

        解讀verilog代碼的一點經驗

        •   學習FPGA其實也不算久,開始的時候參考別人的代碼并不多,大多是自己寫的,那時候做時序邏輯多一些。參加了中嵌的培訓班,一個多月的時間在熟悉ISE軟件的使用以及verilog語法方面下了苦功,也參考了不少書,算是為自己打下了比較好的基礎。因為那時候培訓的方向是軟件無線電方面的,所以做了很多有關的模塊程序,之前的日志里也發表了很多,關鍵是一個興趣,感覺仿真后看到自己的一個個算法思想得到實現真有成就感。后來停了一段時間,因為實在沒有比較有意思的活干了。   直到前段時間開始使用SP306的開發板,然后會參
        • 關鍵字: FPGA  verilog  

        CPLD對FPGA從并快速加載的解決方案

        •   現場可編程門陣列(FPGA)作為專用集成電路(ASIC)領域的一種半定制電路,可以根據設計的需要靈活實現各種接口或者總線的輸出,在設備端的通信產品中已得到越來越廣泛的使用。FPGA是基于靜態隨機存儲器(SRAM)結構的,斷電后程序丟失后的每次上電都需要重新加載程序。且隨著FPGA規模的升級,加載程序的容量也越來越大,如Xilinx公司的Spartan - 6系列中的6SLX150T,其加載容量最大可以達到4.125 MB.   1 FPGA常用配置方式   FPGA的配置數據通常存放在系統中的存儲
        • 關鍵字: CPLD  FPGA  modelsim   

        FPGA電源設計適合并行工程嗎?

        •   如果設計師可以在開發過程早期就滿足基于FPGA的設計,提出的功耗要求和約束條件,那么在系統的最終實現階段就能形成極具競爭力的優勢。然而,根據整個技術文獻中這種自我暗示式的反復禱告,今天基于FPGA的系統中還有什么會使得完全遵循這個建議變得不切實際或過于困難呢?盡管能夠使用各種開發工具,如專門針對FPGA項目開發的早期功耗預估器和功耗分析器,但對電源設計師來說,在設計過程早期就考慮最壞情況而不是最佳情況的電源系統是有好處的,因為在許多方面仍有太多的不確定性,比如在硬件設計完成和功耗可以測量之前,靜態小電
        • 關鍵字: FPGA  電源設計  
        共7257條 150/484 |‹ « 148 149 150 151 152 153 154 155 156 157 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 金塔县| 光山县| 进贤县| 佛坪县| 平谷区| 南投市| 万年县| 阿图什市| 广州市| 崇礼县| 阳信县| 会昌县| 绥宁县| 肥城市| 茌平县| 大石桥市| 新沂市| 交口县| 阿勒泰市| 屯昌县| 芜湖市| 金平| 亚东县| 灵璧县| 屏东市| 永修县| 明溪县| 互助| 依安县| 邵武市| 台江县| 东乡| 鹿泉市| 海盐县| 江永县| 湛江市| 英德市| 武鸣县| 确山县| 闽侯县| 渑池县|