- 摘要:為了實現對多路視頻和數據信號的同步傳輸,提出了一種基于FPGA的視頻數據綜合傳輸系統設計方案,并完成系統的軟硬件設計。該系統的硬件部分主要由FPGA、CPLD芯片及光模塊等設備組成,軟件部分采用VHDL語言進行
- 關鍵字:
視頻傳輸 FPGA 數據傳輸 光模塊
- CMOS圖像傳感器是近年來發展最為快速的新型固態圖像傳感器,它利用其自身的工藝和集成的特點將光電成像陣列與信號模擬放大和數字圖像處理電路集成于單芯片內,與CCD圖像傳感器相比,具有體積小、功耗低、控制簡單、
- 關鍵字:
CMOS 調試系統 接口 DSP 寄存器
- 0 引言自20世紀90年代以來,太陽能發電技術得到了持續高速發展,光伏并網發電已經成為當今太陽能主要利用形式之一。并網逆變器作為并網發電系統的核心環節,已經成為該領域的研究熱點。本文基于光伏并網逆變器的基本
- 關鍵字:
逆變器 并網 DSP
- 概述
隨著人們生活水平的提高,汽車已逐步進入家庭,對汽車防盜的要求越來越高。盡管市場上的汽車防盜器正逐步改善,但這些防盜器主要采用呼叫報警、高壓電擊等, 伴隨科學技術的發展,汽車偷盜技術也越來越高,使人防不勝防。汽車防盜無論是對汽車 制造商還是社會保險業都具有極其重要的研究價值,針對目前世界范圍內汽車盜竊案的上升趨勢,各汽車廠家都在不斷地改進防盜技術,尤其是隨著微電子技術的進步,汽車防盜技術 已向著自動化、智能化方向發展。
從上世紀末美國正式建成GPS系統并投入使用以來,GPS技術已深入到
- 關鍵字:
DSP GPS
- 引言
車輛在動態稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態稱重實現高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數則不能過大,否則將產生過大的延遲導致不能實現實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消除干擾。
FIR濾波的原理及實現
本文采用FIR數字濾波,其原理如公式1所示。
Y(n)= (1)
其中h(k)為系統濾波參數,x(n)為采集的信
- 關鍵字:
FPGA FIR
- 隨著我國航空航天技術的迅速發展,對地面遙控遙測接收機的實時性和高速數據傳輸性能的要求越來越高。越來越多的遙測遙控地面信道處理器都采用了實時能力更強的高速DSP/FPGA架構設計方案?;贒SP/FPGA架構的設計方案
- 關鍵字:
CY7C68013A 測控通信 FPGA USB固件設計
- 摘要:基于ARM芯片和FPGA的特點,設計了一種ARM與FPGA人工神經網絡處理器之間的通信方案。該方案采用ARM的ZDMA控制器對數據傳輸進行控制,完成ARM與神經網絡處理器的控制寄存器組、分布式存儲器、樣本存儲器等存儲體
- 關鍵字:
神經網絡 嵌入式 通信 ARM FPGA S3C44BOX ZDMA
- 摘要:在核監測中,常將各種傳感器輸出的信號通過A/D轉換器轉換為數字信號,然后利用數字信號處理技術對各種核信號進行數字處理。為了準確測量核信號數字波形的各種參數,對基于FPGA雙口RAM的數字示波器進行了設計和
- 關鍵字:
核脈沖 數字示波器 數字波形 FPGA 雙口RAM
- 摘要 利用FPGA IP核設計了一種快速、高效的傅里葉變換系統。針對非整數倍信號周期截斷所導致的頻譜泄露問題,提出了一種通過時輸入信號加窗處理來抑制頻譜泄露的方法。利用Modelsim和Matlab對設計方案進行了仿真,同
- 關鍵字:
FFT FPGA IP核 加窗處理
- 摘要 數字復分接技術是數字通信網中的一項重要技術,能將若干路低速信號合并為一路高速信號,以提高帶寬利用率和數據傳輸效率。文中在介紹數字復接系統的基礎上,采用VHDL對數字復分接系統進行建模設計和實現。并利
- 關鍵字:
數字復接系統 乒乓操作 先進先出存儲器 FPGA
- 文中介紹了TMS320 C64155 DSP EMAC接口的構成以及工作原理和關鍵數據結構,參考相關的以太網驅動程序,完成了基于C6455 DSP的以太網通信程序的設計。該網絡通信程序實現了某款信號處理機與上位機之間的高速通信接口。系統測試結果表明,利用C6455實現的以太網通信接口完全滿足系統設計要求,并且系統具有組成簡單、系統集成度高等優點。該方案在其他多功能信號處理設備方面具有一定的應用價值。
- 關鍵字:
DSP 以太網通信
- 通過對攝像頭讀入的道路白線圖像進行灰度變換,再檢測出白線的邊緣,這是實現智能車自動導航和輔助導航的基礎。行車道檢測系統可以應用于智能車的防撞預警和控制。該系統設計重點是邊緣檢測電路的設計。邊緣檢測電路
- 關鍵字:
DSP Builder 行車道 檢測
- 高性能的數據壓縮可以有效的減少數據對存儲空間和通信帶寬的要求,降低通信成本。為解決圖像數據的高壓縮性能問題,本文提出了基于JPEG2000標準的數據壓縮系統的FPGA實現方案。相對于軟件算法實現和其他硬件方法,采用FPGA硬件實現可降低系統復雜度提高性能。最終設計的IP核具有資源占用少,性能良好和便于擴展等優點,能夠滿足通信傳輸和照相設備等應用需求。
- 關鍵字:
JPEG2000 數據壓縮 FPGA DWT
- 摘要 通過對單通道數字射頻存儲器的原理和結構分析,總結了單通道數字射頻存儲器的優缺點,并基于單通道數字射頻存儲結構,引入DSP模塊設計了一種基帶干擾源,實現了對寬帶信號的處理。
關鍵詞 數字射頻存儲器;基帶
- 關鍵字:
射頻 存儲器 DSP
fpga+dsp介紹
您好,目前還沒有人創建詞條fpga+dsp!
歡迎您創建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473