首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga+arm

        fpga+arm 文章 最新資訊

        ARM程序設計優化策略與技術

        •         程序優化是指軟件編程結束后,利用軟件開發工具對程序進行調整和改進,讓程序充分利用資源, 提高運行效率, 縮減代碼尺寸的過程。按照優化的側重點不同, 程序優化可分為運行速度優化和代碼尺寸優化。         運行速度優化是指在充分掌握軟硬件特性的基礎上, 通過應用程序結構調整等手段來降低完成指
        • 關鍵字: ARM  程序  設計  優化  嵌入式  

        地面數字電視符號與載波同步的FPGA實現

        •   1 引言   中國于2006年8月頒布了數字電視的地面廣播標準GB20600-2006,成為繼美國ATSC、歐洲DVB-T、日本ISDB-T之后又一重要的地面數字電視廣播的國家標準。GB20600-2006中對中國數字電視地面傳輸(DigitalTerrestrial Television Broadcasting,DTTB)系統傳輸的幀結構、信道編碼和調制作了具體的規定。其中幀結構的基本單元——信號幀采用了循環擴展的時域幀頭結構,即在每3780個符號的幀體前加入一定長度的經循環擴展后的偽隨機序列作
        • 關鍵字: 嵌入式系統  單片機  數字電視  FPGA  載波  MCU和嵌入式微處理器  

        Xilinx推出針對Intel前端總線(FSB)的FPGA加速解決方案

        •   賽靈思公司宣布開始正式發放高性能計算行業首款針對Intel前端總線(FSB)的FPGA加速解決方案商業許可。基于高性能65nm Virtex™-5 平臺 FPGA 和Intel® QuickAssist技術,賽靈思公司的加速計算平臺(Accelerated Computing Platform, ACP)M1許可包支持實現全速1066MHz FSB性能。ACP M1許可包目前已開始向系統集成商提供,支持他們進行解決方案的開發,以提高基于Intel處理器的服務器平臺的性能,并保證把功
        • 關鍵字: 嵌入式系統  單片機  賽靈思  FPGA  FSB  

        基于FPGA的李沙育圖形在手持式示波表中實現

        •   1.引言   示波器測量頻率和相位的方法很多, “李沙育圖形法”就是其中用得最多的一種。“李沙育圖形法”又稱波形合成法,就是將被測頻率的信號和頻率已知的標準信號分別加至示波器的Y軸輸入端和x軸輸入端,在示波器顯示屏上將出現一個合成圖形,這個圖形就是李沙育圖形。李沙育圖形隨兩個輸入信號的頻率、相位、幅度不同,所呈現的波形也不同。   早期的模擬示波器顯示李沙育圖形的原理是將電信號轉換為光信號,核心部分是陰極射線示波管(CRT)。將輸入信號加到示波管內部的偏轉系統,高速電子經聚焦、加速和偏轉后,打到熒
        • 關鍵字: 嵌入式系統  單片機  FPGA  示波器  MCU和嵌入式微處理器  

        WTB網絡HDLC在FPGA中的實現

        •   1 引言   TCN(Train Communication Network)總體結構是由WTB(絞線式列車總線)和MVB(多功能車輛總線)組成,符合IEC61375-1標準。本文主要圍繞WTB鏈路控制的幀格式進行研究。鑒于IEC61375-1標準中規定的WTB幀數據格式與IS03309中定義的HDLC(High Level Data Link Control)格式一致,基帶Manchester-Biphase-L技術編解碼器現則圍繞HDLC展開。   隨著深亞微米工藝技術的發展,FPGA(Fie
        • 關鍵字: 嵌入式系統  單片機  TCN  HDLC  FPGA  MCU和嵌入式微處理器  

        基于FPGA的可配置通信平臺設計

        • 本文設計了一種基于FPGA的、通用可配置的通信開發與測試平臺。針對不同信道編碼和調制方式的組合,通過采用實時軟硬件重構技術,該平臺可以在短期內完成相應通信系統的構建、驗證和配置。
        • 關鍵字: FPGA  可配置  通信  平臺設計    

        異步通信起始位正確檢測的VHDL實現

        •   摘要: 基于FPGA/CPLD的UART設計眾多,本文分析了3倍頻采樣方法存在的不足,同時分析了16倍頻采樣對起始位檢測的可靠性,并給出相關的VHDL硬件描述語言程序代碼。   關健詞: 異步數據;UART;FPGA/CPLD;VHDL   概述   隨著電子設計自動化(EDA)技術的發展,可編程邏輯器件FPGA/CPLD已經在許多方面得到了廣泛應用,而UART(通用異步收發器) 是在數字通信和控制系統中廣泛使用的串行數據傳輸協議。因此越來越多用戶根據自己的需要,以EDA技術作為開發手段,用一塊
        • 關鍵字: 0711_A  雜志_設計天地  嵌入式系統  單片機  異步數據  UART  FPGA/CPLD  VHDL  MCU和嵌入式微處理器  

        RealView MDK—引領ARM開發工具新潮流

        •   RealView MDK微控制器開發工具   RealView 是ARM公司的開發工具品牌,RealView MDK 是ARM新推出的嵌入式微控制器軟件開發工具。它集成了業界領先的mVision IDE開發平臺和RealView 編譯工具RVCT,良好的性能使它成為ARM開發工具中佼佼者。   編譯鏈接工具RVCT   *RVCT是代碼編譯鏈接工具   編譯器是開發工具的靈魂。RVCT 編譯器是ARM公司多年以來積累的成果,它提供了多種優化級別,幫助開發人員完成代碼密度與代碼執行速度上的不同層
        • 關鍵字: 嵌入式系統  單片機  0711_A  雜志_技術長廊  RealView  MDK  ARM  MCU和嵌入式微處理器  

        基于FPGA和ARM的圖像采集傳輸系統

        •   引言   圖像處理技術的快速發展,使得圖像采集處理系統在提高農業生產自動化程度中的應用越來越廣泛。目前的圖像采集系統有的基于CCD攝像機、圖像采集卡和計算機,有的基于CCD攝像機、解碼器、FPGA和DSP,而有的基于CMOS圖像傳感器芯片、FPGA和DSP,它們在實時性,靈活性,可維護性方面各有優缺點。而在農業生產中,以基于CCD攝像機、圖像采集卡和計算機的系統居多。本文結合實際系統中的前端圖像處理和圖像數據傳輸需要.充分利用ARM的靈活性和FPGA的并行性特點,設計了一種基于ARM+FPGA的圖像
        • 關鍵字: 嵌入式系統  單片機  圖像處理  CCD  FPGA  MCU和嵌入式微處理器  

        高速數據采集系統在基于ARM動態稱重系統中的應用

        •   引言   隨著經濟的不斷發展和各地物流業的不斷擴大。有些人為了追求更高的局部利益,往往會擅自改裝運輸工具,增大車載量,從而導致超載現象屢見不鮮。根據“四次方原則”,車輛超載給我國的公路,橋梁等交通基礎設施帶來了極大的破壞力。   動態稱重系統能夠在車輛行駛過程中得知其重量,該系統由于不會給交通帶來堵塞而受到各交通部門的青睞。由于動態稱重過程中得到的信號是短歷程、非平穩信號,信號中混雜了很多于攏信號。因此,為了凈化信號,本設計引入了小波分析去噪和神經網絡等新型算法,但這些算法計算量大的缺點嚴重影響到
        • 關鍵字: 嵌入式系統  單片機  數據采集  ARM  CPU  MCU和嵌入式微處理器  

        基于FPGA的高速FIR數字濾波器的設計

        •   1 引 言   目前FIR濾波器的實現方法主要有3種:利用單片通用數字濾波器集成電路、DSP器件和可編程邏輯器件實現。單片通用數字濾波器使用方便,但由于字長和階數的規格較少,不能完全滿足實際需要。使用DSP器件實現雖然簡單,但由于程序順序執行,執行速度必然不快。   FPGA有著規整的內部邏輯陣列和豐富的連線資源,特別適合于數字信號處理任務,相對于串行運算為主導的通用DSP芯片來說,其并行性和可擴展性更好。但長期以來,FPGA一直被用于系統邏輯或時序控制上,很少有信號處理方面的應用,其原因主要是因
        • 關鍵字: 嵌入式系統  單片機  FIR  濾波器  FPGA  MCU和嵌入式微處理器  

        基于S3C4510B型微處理器的最小系統設計

        • 摘要:介紹S3C4510B型ARM微處理器和基于該處理器設計的最小系統,概述該系統外圍應用電路的選型,以便使用者自行設計開發。關鍵詞:ARM;微處理器;S3C4510B;最小系統;設計 1 引言    ARM(Advanced RISC Machines),既可以認為它是一個公司的名字,也可以認為它是一類微處理器的統稱,還可以認為它是一種技術名稱,習慣上稱之為"高級精簡指令集計算機機器公司"。目前,各種各樣ARM微處理器的設備應用數量已經遠遠超過了通用計算機。在工業和服務領
        • 關鍵字: ARM  微處理器  S3C4510B  最小系統  設計  MCU和嵌入式微處理器  

        LabVIEW、多核技術及FPGA技術如何改變儀器技術及自動測試

        •   問題:在最近這幾年里,儀器技術和自動化測試領域發生了什么樣的變化?   Starkloff回答:我們現在正將處于軟件定義的世界里。我們每天使用的設備如智能手機,機頂盒,甚至汽車,這些都是建立在嵌入式軟件系統發展的基礎之上。對于測試工程師們來說,在開發時間和預算減少的情況下對這些復雜的設備進行測試給他們帶來了挑戰。現在,測試管理人員和工程師們利用模塊化儀器,軟件定義體系來應對這些挑戰和趨勢。   用戶定義儀器或測試系統的概念已經不新了。實際上,用戶定義儀器已經以虛擬儀器的形式存在了20多年的時間。推
        • 關鍵字: 測試  測量  LabVIEW  FPGA  自動測試  

        采用FPGA的低功耗系統設計

        •   結合采用低功耗元件和低功耗設計技術在目前比以往任何時候都更有價值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續增長。當把可編程邏輯器件用于低功耗應用時,限制設計的低功耗非常重要。本文將討論減小動態和靜態功耗的各種方法,并且給出一些例子說明如何使功耗最小化。   功耗的三個主要來源是啟動、待機和動態功耗。器件上電時產生的相關電流即是啟動電流;待機功耗又稱作靜態功耗,是電源開啟但I/O上沒有開關活動時器件的功耗;動態功耗是指器件正常工作時的功耗。   啟動電流因器件而異。例如,基于SRAM
        • 關鍵字: 嵌入式系統  單片機  FPGA  低功耗  I/O  

        千兆高端防火墻的技術發展趨勢

        •     防火墻的未來是向著高性能,強大的QoS保證能力和深度防御三個方向發展。政府,金融電力等關鍵行業的數據中心、大型電信運營商的網絡流量巨大,業務復雜。多業務下的流量劇增不僅對帶寬提出了很高的要求,而且對防火墻多業務支持的功能和性能方面也提出了很高的要求。    因此,典型的千兆高端防火墻的技術特征是具有4G到10G線速處理和能力;在承受海量業務流突發的情況下保證流媒體,視頻,語音等時延敏感應用的穩定運行的能力。高端用戶往往采用高性能服務器對外提供特定的
        • 關鍵字: 防火墻  技術  發展  趨勢  FPGA  SoC  ASIC  
        共10208條 636/681 |‹ « 634 635 636 637 638 639 640 641 642 643 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 祥云县| 富锦市| 济宁市| 睢宁县| 花莲市| 乌鲁木齐县| 平乐县| 鄂托克旗| 墨玉县| 江永县| 墨江| 汽车| 金寨县| 怀集县| 云安县| 荔波县| 鹤庆县| 揭东县| 彰化市| 永靖县| 山阳县| 南木林县| 伊宁市| 西宁市| 若尔盖县| 梁平县| 新巴尔虎左旗| 双峰县| 太原市| 台东市| 泸溪县| 延安市| 罗山县| 嵩明县| 化德县| 汉川市| 镇康县| 伊通| 林口县| 兴化市| 嘉禾县|