賽靈思公司今天宣布將在本周舉辦的中國英特爾信息技術峰會( Intel Developer Forum China)上展示全球性能最高的FPGA加速模塊。賽靈思計算加速平臺(ACP)采用基于FPGA的加速模塊滿足Intel基于FPGA的前端總線(FSB) 的要求并且展示了完全支持FSB的可插入Intel Xeon CPU插槽的Virtex-5 FPGA 模塊。
賽靈思將展示通過Intel FSB總線在系統存儲器和最新的65nm Virtex&n
關鍵字:
FPGA IDF 單片機 嵌入式系統 賽靈思 模塊
Altera公司宣布,Harris公司在最近推出的Platinum™視頻廣播路由器線路中采用了Stratix® II GX開發套件和3Gbps串行數字接口(SDI)知識產權(IP) MegaCore®功能,使其開發時間縮短了幾個月。
Harris廣播通信部總裁Tim Thorsteinson評論說:“Altera的SDI解決方案幫助我們節省了工程時間,保證了高清晰信號完整性。Altera為我們提供全面的開發支持,包括高質量MegaCore,提高了我們工程團隊的效能,使
關鍵字:
Altera FPGA Stratix 單片機 嵌入式系統
賽靈思公司日前宣布推出首個低成本 Spartan™-DSP 系列產品以及相應的開發板和增強設計軟件,極大地擴展了其XtremeDSP™解決方案的產品線,并且在價格、性能和功耗三合一組合方面為數字信號處理樹立了新的標桿。Spartan-DSP以業界最低的成本價格提供了高達20GMACS(每秒十億次乘法累計)的DSP功能,而價格不到30美元。與同類的其它高性能可配置DSP器件相比,該系列產品的動態功耗降低多達50%。
新推出Spartan-DSP系列之后,XtremeDSP產
關鍵字:
SPARTAN-DSP 單片機 嵌入式系統 賽靈思
隨著計算機以及各種精密自動化設備、電子設備被廣泛應用于通信、工業自動化控制、辦公自動化等領域, 逆變器作為 UPS的重要組成部分,近年來得到了迅速展。對逆變器的控制成為研究重點,即要求其輸出波形穩態精度高、總諧波畸變率低和動態響應快。目前,瞬時 PID控制、重復控制等技術都在應用中占有重要地位。但這兩種技術都有難以克服的缺點,如瞬時PID控制難以實現數字化;重復控制的動態響應慢。美國著名控制理論專家卡爾曼于60年代初提出了數字控制的無差拍控制思想。隨著電力電子技術的發展,80年代中期,無差拍控制被應用于逆
關鍵字:
DSP 單片機 工業控制 逆變器 嵌入式系統 工業控制
賽靈思公司宣布推出基于業界第一個列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express開發套件。包括一個開發套件和協議包文件在內的完全解決方案可幫助設計人員加快1-8路 PCIe 應用的設計,可幫助客戶加快通信和網絡、視頻和廣播、存儲和計算、工業以及航空和國防等多種市場應用的產品速度。該開發套件為設計人員評估并放心地利用賽靈思PCI Express端點模塊完成設計提供了所需要的一切。 賽靈思Virtex-5 FPGA內建PCI Express端點模塊和低功耗3.2G
關鍵字:
65nm FPGA Virtex-5 單片機 嵌入式系統 賽靈思
引言
隨著電子技術的應用和發展,數字信號處理內容日益復雜,同時,很多情況下要求整個系統具有低功耗的特點。為滿足這種要求,DSP芯片設計技術也在向低功耗、高性能的方向發展。從處理速度來看,TMS320VC5502的運算能力已經達到了600MMACS,即每秒鐘可以完成6億次乘加運算。從功耗來看,TMS320VC5502內核電壓只有1.26V,整個芯片的功耗也大大降低了。本文介紹了基于TMS320VC5502和CPLD XC95144的低功耗多路數據處理系統。
模擬信號的輸入經過50Hz陷波電路(濾除工頻
關鍵字:
CPLD DSP 單片機 多路數據處理 嵌入式系統
FPGA已經存在了十幾年的時間,在傳統概念中,FPGA價格昂貴,設計門檻較高,多用于通信和高端工業控制領域。最近幾年,低成本FPGA不斷推陳出新。半導體工藝的進步不僅帶來FPGA成本的降低,還使其性能顯著提升,同時不斷集成一些新的硬件資源,比如內嵌DSP塊、內嵌RAM塊、鎖相環(PLL)、高速外部存儲器接口(DDR/DDR2)、高速LVDS接口等。在Altera公司90nm的Cyclone II FPGA內部,還可以集成一種軟處理器Nios II及其外設,它是目前FPGA中應用最為廣泛的軟處理器系統。
關鍵字:
FPGA 單片機 嵌入式系統 視頻 圖像處理
系統中其他外圍電路的控制方法和原理與時鐘芯片完全類似,以此方法可以搭建一個通用性強、性能穩定的硬件平臺,再通過各種具體的保護應用軟件,從而實現各種具體功能的微機保護裝置。
關鍵字:
DSP 887 DS 12
引言
隨著FPGA的設計速度、尺寸和復雜度明顯增長,使得整個設計流程中的驗證和調試成為當前FPGA系統的關鍵部分。獲得FPGA內部信號有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設計調試和檢驗變成設計周期中最困難的流程。另一方面,幾乎當前所有的像CPU、DSP、ASIC等高速芯片的總線,除了提供高速并行總線接口外,正迅速的向高速串行接口的方向發展,FPGA也不例外,每一條物理鏈路的速度從600Mbps到高達10Gbps,高速IO的測試和驗證更成為傳統專注于FPGA內部邏輯設計的設計人
關鍵字:
FPGA 測量 測試
2007年4月10號,北京——澳大利亞悉尼的音頻產品系統專業公司Fairlight利用Altera® FPGA的靈活性以及數字信號處理(DSP)優勢,將采用了8塊電路板和64片DSP的設計精簡為一塊Stratix® FPGA PCI卡。
Fairlight首席技術官Tino Fibaek說:“我們的水晶內核(CC-1)體系結構表明,Altera FPGA在DSP功能上的性價比非常優異。采用了Altera的開發工具后,該項目成為我見過的進展最為順利的項目。我們完成開發所花費的時間僅是DSP
關鍵字:
Altera DSP FPGA 單片機 嵌入式系統
在功能上,單片機與大規模CPLD有很強的互補性。單片機具有性能價格比高、功能靈活、易于人機對話、良好的數據處理能力濰點;CPLD/FPGA則具有高速、高可靠以及開發便捷、規范等優點。以此兩類器件相結合的電路結構在許多高性能儀器儀表和電子產品中仍將被廣泛應用。本文就單片機與CPLD/FPGA的接口方式作一簡單介紹,希望對從事單片機和CPLD/FPGA研發的朋友能有所啟發。 單片機與CPLD/FPGA的接口方式一般有兩種,即總線方式與獨立方式,分別說明
關鍵字:
CPLD/FPGA MCS-51 單片機 邏輯設計 嵌入式系統
澳大利亞悉尼的音頻產品系統專業公司Fairlight利用Altera® FPGA的靈活性以及數字信號處理(DSP)優勢,將采用了8塊電路板和64片DSP的設計精簡為一塊Stratix® FPGA PCI卡。
Fairlight首席技術官Tino Fibaek說:“我們的水晶內核(CC-1)體系結構表明,Altera FPGA在DSP功能上的性價比非常優異。采用了Altera的開發工具后,該項目成為我見過的進展最為順利的項目。我們完成開發所花費的時間僅是DSP器件體系結構設計的三分
關鍵字:
Altera DSP Fairlight FPGA 單片機 嵌入式系統
摘要: 本文介紹了一種基于FPGA的采樣速度60Mbit/s的雙通道簡易數字示波器設計,能夠實現量程和采樣頻率的自動調整、數據緩存、顯示以及與計算機之間的數據傳輸。關鍵詞:數據采集;數字示波器;FPGA
引言
傳統的示波器雖然功能齊全,但是體積大、重量重、成本高、等一系列問題使應用受到了限制。有鑒于此,便攜式數字存儲采集器就應運而生,它采用了LCD顯示、高速A/D采集與轉換、ASIC芯片等新技術,具有很強的實用性和巨大的市場潛力,也代表了當代電子測量儀器的一種發展趨勢,即向功能多、體積小、重量輕、
關鍵字:
FPGA 測量 測試 可存儲示波器 存儲器
1 引言
隨著數字信號處理器性能的不斷提高及其成本與售價的大幅下降,數字信號處理應用領域飛速擴展,信號處理進入了一個新的發展時期。同時隨著計算機技術以及互聯網絡技術的不斷發展,越來越多的數據需要經過計算機來進行處理、存儲、傳輸籌操作。計算機的應用已經遍及我們生活的每一個角落。由于計算機本身的特點,通用計算機通常僅負責沒有實時性要求的工作,而不適于進行實時性要求很高的數字信號處理。將計算機和 DSP有機地結合起來,充分利用各自的優點,它們將會相得益彰,滿足現實應用中對數據實時處理能力、數據傳輸能力以及數
關鍵字:
DSP PCI 單片機 嵌入式系統 數據采集
論文對MELP編解碼算法的原理進行了簡要分析,討論了如何在定點DSP芯片TMS320VC5416上實現該算法,并研究了其關鍵技術,最后對測試結果進行了分析。
關鍵字:
算法 實現 MELP 芯片 DSP 基于
dsp+fpga介紹
您好,目前還沒有人創建詞條dsp+fpga!
歡迎您創建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473