新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > arm中的PLL,MPLL,UPLL,FCLK,HCLK,PCLK的作用概述

        arm中的PLL,MPLL,UPLL,FCLK,HCLK,PCLK的作用概述

        作者: 時間:2016-11-21 來源:網絡 收藏
        前言:
        不同公司,不同等級的ARM架構也是有許多共同的地方,因此以最為廣泛使用的2440為實例講解。

        一,PLL
        S3C2440 CPU主頻可達400MHz,開發板上的外接晶振為12M,通過時鐘控制邏輯的PLL(phaselockedloop,鎖相環電路)來倍頻這個系統時鐘。2440有兩個PLL(phaselockedloop)一個是MPLL,一個是UPLL。UPLL專用于USB設備,常用頻率為48MHz和96MHz。MPLL用于CPU及其他外圍器件,用于產生FCLKHCLKPCLK三種頻率,上電時,PLL并沒有被啟動,FCLK=Fin=12MHz,若要提高系統時鐘,需要軟件來啟動PLL。

        1,FCLK是CPU提供的時鐘信號。

        2,HCLK是為AHB總線提供的時鐘信號,AdvancedHigh-performanceBus,主要用于高速外設,比如內存控制器,中斷控制器,LCD控制器,DMA等。

        3,PCLK是為APB總線提供的時鐘信號,AdvancedPeripheralsBus,主要用于低速外設,比如看門狗,UART控制器,IIS,I2C,SDI/MMC,GPIO,RTCandSPI等。

        二,參考文件
        1,http://blog.csdn.net/heqiuya/article/details/8021655
        2,http://zhidao.baidu.com/link?url=BAvsqdcOAUPbMGVpv8NPjB8bs9HG9wpnKcZy65C0tK-V71W-TGBE0iVcbs3lmlOZbdVKT96d8Mq5iCr2Si6r8gX1aJxlF32GKwDPrrl55UG


        評論


        技術專區

        關閉
        主站蜘蛛池模板: 正镶白旗| 勃利县| 沽源县| 通许县| 德清县| 宽甸| 乐业县| 清水县| 凤庆县| 渭南市| 海兴县| 克东县| 晋江市| 饶河县| 长宁区| 延边| 焉耆| 通化县| 铜鼓县| 福建省| 通辽市| 镇巴县| 堆龙德庆县| 定结县| 林芝县| 内乡县| 榆社县| 双桥区| 江阴市| 乐至县| 清苑县| 永福县| 崇文区| 周宁县| 绥宁县| 昌都县| 石林| 互助| 专栏| 科尔| 和顺县|